Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники»

Кафедра электронных вычислительных машин

Д. И. Самаль, В. В. Колонов

# СТРУКТУРНАЯ И ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ ЭВМ. ПОВЫШЕНИЕ ПРОИЗВОДИТЕЛЬНОСТИ ЦЕНТРАЛЬНОГО ПРОЦЕССОРА

Лабораторный практикум для студентов специальности 1-40 02 01 «Вычислительные машины, системы и сети» всех форм обучения

УДК 004.318(076.5) ББК 32.973.26-02я73 С17

#### Рецензент:

заведующий лабораторией логического проектирования Объединённого института проблем информатики Национальной академии наук Беларуси, доктор технических наук П. Н. Бибило

#### Самаль, Д. И.

С17 Структурная и функциональная организация ЭВМ. Повышение производительности центрального процессора : лаб. практикум для студ. спец. 1-40 02 01 «Вычислительные машины, системы и сети» всех форм обуч. / Д. И. Самаль, В. В. Колонов. – Минск : БГУИР, 2012. – 39 с. : ил. ISBN 978-985-488-819-4.

В лабораторном практикуме рассмотрены типовые задания на лабораторные работы, выполняемые в рамках дисциплины «Структурная и функциональная организация ЭВМ». Для каждой работы приводится соответствующий теме работы теоретический материал.

Особое внимание уделено вопросам использования системы автоматизированного проектирования Quartus 9.0 для моделирования схем.

УДК 004.318(076.5) ББК 32.973.26-02я73

ISBN 978-985-488-819-4

© Самаль Д. И., Колонов В. В., 2012

© УО «Белорусский государственный университет информатики и радиоэлектроники», 2012

#### Содержание

| Введение                                                      | 4  |
|---------------------------------------------------------------|----|
| ЛАБОРАТОРНАЯ РАБОТА №1                                        |    |
| Арбитраж шин                                                  | 5  |
| ЛАБОРАТОРНАЯ РАБОТА №2                                        |    |
| Организация кэш-памяти                                        | 13 |
| ЛАБОРАТОРНАЯ РАБОТА №3                                        |    |
| Взаимодействие кэш-памяти и ОЗУ                               | 19 |
| ЛАБОРАТОРНАЯ РАБОТА №4                                        |    |
| Динамическое предсказание условных переходов                  | 22 |
| ЛАБОРАТОРНАЯ РАБОТА №5                                        |    |
| Моделирование работы конвейера команд центрального процессора | 29 |
| ТРЕБОВАНИЯ К КУРСОВОМУ ПРОЕКТУ ПО ДИСЦИПЛИНЕ                  |    |
| «СТРУКТУРНАЯ И ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ ЭВМ»                | 32 |
| Литература                                                    | 38 |
|                                                               |    |

#### Введение

Настоящий лабораторный практикум содержит варианты заданий к 5 лабораторным работам, посвящённым изучению таких сложных функциональных блоков центрального процессора ЭВМ, как конвейер команд, кэш-память, предсказатель условных переходов.

Каждая из работ включает теоретический материал, который позволит студентам без использования дополнительной литературы разобраться в принципах функционирования изучаемого блока, спроектировать его в САПР Altera Quartus  $v.7.1-v.\ 9.0$  и промоделировать его поведение в различных режимах работы.

Помимо лабораторных работ в практикум включены требования к курсовому проекту по дисциплине «Структурная и функциональная организация ЭВМ, а также варианты заданий к нему.

# **ЛАБОРАТОРНАЯ РАБОТА №1 Арбитраж шин**

#### 1.1. ТЕОРЕТИЧЕСКАЯ ЧАСТЬ

#### 1.1.1. Алгоритмы смены приоритетов

В вычислительной технике существуют архитектуры вычислительных систем, содержащие нескольких ведущих устройств, взаимодействующих с ведомыми устройствами посредством одной шины. Некоторые устройства могут быть как ведущими, так и ведомыми в различные моменты времени. Очевидно, что в таком случае неизбежно будут возникать ситуации конфликта интересов ведущих устройств, т. е. попытки получения в своё распоряжение шины одновременно несколькими устройствами. Простейшим решением задачи является присвоение приоритетов всем ведущим устройствам, использующим одну общую шину, и решение конфликтов согласно приоритетам. Существуют два способа распределения приоритетов по ведущим устройствам:

- статический (приоритеты устанавливаются разработчиком ЭВМ и больше не меняются);
- динамический (приоритеты определяются для каждого из устройств в конкретный момент времени по некоторому алгоритму и, таким образом, дают шанс на использование шины каждому ведущему устройству).

Минусом первого способа является высокая вероятность ситуации, в которой устройства с высоким приоритетом могут полностью блокировать (т. е. монополизировать) шину. Минусом второго – усложнение схемы ведущих устройств и процедуры арбитража.

Для динамического способа назначения приоритетов чаще всего используют следующие алгоритмы смены приоритетов устройств:

- простая циклическая смена приоритетов после каждого цикла производится изменение приоритета на единицу по кругу для всех ведущих устройств;
- циклическая смена приоритетов с учётом последнего запроса последний обслуженный получает самый низкий приоритет, остальные за ним сдвигаются по кругу. Данный алгоритм более распространён, чем предыдущий;
- смена приоритетов по случайному закону генератор случайных чисел назначает новые значения приоритетов;
- схема равных приоритетов при поступлении нескольких запросов каждый из них имеет шансы на обслуживание, а конфликт решается арбитром. Алгоритм обычно применяется в асинхронных схемах;
- алгоритм наиболее давнего использования LRU (Least Recently Used) после каждого цикла наивысший приоритет получает то устройство, которое дольше всех не использовало шину.

К дополнительным алгоритмам, которые встречаются реже перечисленных, относятся:

- очередь запросов на обслуживание FIFO. Алгоритм требует сложной аппаратной реализации и по этой причине используется редко;
- фиксированный квант времени каждому ведущему устройству отводится фиксированный промежуток времени для захвата шины. Алгоритм хорошо подходит для шин с синхронным протоколом.

#### 1.1.2. Схемы арбитража

Существуют две схемы арбитража — **централизованная** и **децентрализованная**.

В первом случае в ЭВМ существует **центральный арбитр** (**ЦА**) либо центральный контроллер шины (конструктивно он может быть выполнен в виде самостоятельной микросхемы либо быть интегрированным в ЦП), который полностью контролирует доступ к шине ведущих устройств. Централизованные схемы арбитража могут быть реализованы двумя способами — параллельным или последовательным.



Рис. 1.1. Централизованный параллельный арбитраж (или централизованный арбитраж независимых запросов)

При параллельном подключении ЦА связан с каждым потенциальным ведущим индивидуальными двухпроводными трактами. Соответственно, запросы на доступ к шине могут поступать от ведущих параллельно и независимо. При таком подключении ЦА может реализовывать любой из перечислен-

ных выше алгоритмов смены приоритета. Схема параллельного подключения представлена на рис. 1.1.

Централизованный последовательный арбитраж также называют цепочечным, или гирляндным. Существуют три вида подобного арбитража: 1) с цепочкой сигнала ЗШ (запрос шины), 2) дополнительного сигнала разрешения (РШ) и 3) сигнала предоставления шины (ПШ). Последний вариант является наиболее распространённым (рис. 1.2). Данный способ организации арбитража может быть реализован как в виде схемы с одной цепочкой сигнала, так и с несколькими (рис. 1.3). В таких случаях говорят, что схема имеет несколько линий приоритета.



Рис. 1.2. Централизованный последовательный арбитраж



Рис. 1.3. Централизованный последовательный арбитраж с двумя линиями приоритета

Децентрализованный (или распределённый) арбитраж основан на принципе самостоятельности анализа каждым из ведущих устройств возможности захвата им шины для выполнения транзакции. Для этого каждый из ведущих содержит собственный блок управления доступом к шине. Блоки взаимодействуют между собой и определяют в каждый момент времени устройство,

которое имеет наивысший приоритет. Один из вариантов подобной схемы – параллельный децентрализованный арбитраж – представлен на рис. 1.4.



Рис. 1.4. Параллельный децентрализованный арбитраж

Параллельная схема арбитража может быть упрощена. В представленном на рис. 1.5 варианте центральный арбитр заменён линией, постоянно передающей разрешение на захват шины, а блоки арбитража каждого из ведущих устройств либо пропускают сигнал ПЗ дальше по цепочке, либо выдают разрешение своему устройству на доступ к шине при отсутствии активного сигнала ШЗ (Виѕу) и наличии необходимости в доступе к шине.



Рис. 1.5. Простейший децентрализованный арбитраж с фиксированными приоритетами

Кольцевая схема арбитража с циклической сменой приоритетов представлена на рис. 1.6. Переход к следующему ведущему производится со сменой приоритетов. Текущий ведущий в следующем цикле шины будет иметь наименьший приоритет, его «сосед» справа — наивысший, остальные устройства — на 1 меньше, чем у «соседа» слева. Текущий ведущий генерирует сигнал ПШ, который проходит через все схемы логики арбитража (ЛА). Если имеется ещё один ведущий, который «просит» шину (т. е. генерирует запрос ЗШ), то его ЛА не пропускает сигнал ПШ к другим устройствам. Текущий ведущий, потеряв сигнал ПШ на своём входе, должен при первой возможности освободить шину. За-

прашивающий её займет. Аналогично строится и циклическая смена арбитража с учётом последнего запроса.

Распределённый арбитраж с самостоятельным выбором строится по следующей схеме: арбитражные линии и устройства монтируются по схеме «монтажное ИЛИ». Каждому ведущему присваивается уникальный номер, который соответствует уровню приоритета. Запрашивающие шину выставляют на арбитражные линии свой номер. Каждый из запрашивающих шину ведущих, обнаружив на линиях номер с более высоким приоритетом, снимает младшие биты своего номера. В итоге сеанса арбитража (может понадобиться несколько итераций) на линии остаётся только номер с наиболее высоким приоритетом. Ведущий, распознавший на линиях свой номер, захватывает шину.



Рис. 1.6. Кольцевой децентрализованный арбитраж

# 1.2. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

#### 1.2.1. Задание и рекомендации по выполнению лабораторной работы

Лабораторную работу рекомендуется выполнять в новом проекте, не используя предыдущих наработок.

Задача состоит в создании нескольких модулей ведущих устройств, количество которых задано в табл. 1.1, центрального арбитра (если он задан по варианту), логики арбитража и одного ведомого модуля.

В качестве разделяемого ресурса используется шина данных заданной ширины. Каждое из ведущих устройств пытается выставить для ведомого устройства на эту шину свои уникальные данные (например, порядковый или уникальный номер). В соответствии с вариантом задания необходимо обеспечить арбитраж этой шины данных и прием данных ведомым. Для тех случаев, когда это необходимо, можно использовать дополнительно шину управления.

Снятие данных с шины ведомым устройством следует обеспечивать синхронно либо асинхронно, в зависимости от значения в поле «Тип шины» табл. 1.1.

Разрешается использовать функциональное моделирование (без учета задержек). Для этого в диалоге *Processing→Simulator Tool* необходимо переклю-

чить тип моделирования Simulation Mode на функциональное моделирование Functional. Перед запуском функционального моделирования необходимо сгенерировать таблицу соединений с помощью кнопки Generate functional simulation netlist (рис. 1.7).



Рис. 1.7. Переключение в режим функционального моделирования

Рассмотрим пример реализации централизованного параллельного арбитража со статическими приоритетами 4-разрядной шины с двумя ведущими устройствами и одним ведомым.



Рис. 1.8. Подключение устройств к шине данных

Подключение устройств к шине показано на рис. 1.8. Ведущие устройства в определенный момент генерируют сигнал запроса шины (ЗШ). Реализация ведущих показана на рис. 1.9. Использование счетчика в схеме ведущих устройств позволяет ведущему в определенный момент выдать сигнал ЗШ на выход. Первый ведущий отличается от второго максимальным числом счета в счетчике 4 и 7 соответственно (значения назначаются произвольно). Кроме того, генерируется уникальное 4-разрядное значение, которое пропускается на выходную шину данных при высоком уровне сигнала ПШ.

Расположение линий на входе центрального арбитра (рис. 1.10) определяет приоритет устройств. В зависимости от приоритета генерируются сигналы предоставления шины (ПШ) для каждого из ведущих устройств.



Рис. 1.9. Схема ведущих устройств



Рис. 1.10. Схема простейшего центрального арбитра для двух устройств

Ведомое устройство снимает приходящие по шине данные и выдает их на выходной порт. В случае если вариант задания предусматривает арбитраж асинхронной шины, то ведомое устройство должно обеспечивать процедуру квитирования — обмена сигналами с ведомым устройством о готовности приёма данных и об его завершении.

Пример результатов функционального моделирования проекта приведён на рис. 1.11.



Рис. 1.11. Результаты моделирования

Таблица 1.1 Варианты заданий к лабораторной работе №1

| №<br>вари-<br>анта | Вид<br>арбитража        | Вид<br>подключения    | Алгоритм смены<br>приоритетов                               | Вид<br>шины | Кол-<br>во<br>веду-<br>ду-<br>щих |
|--------------------|-------------------------|-----------------------|-------------------------------------------------------------|-------------|-----------------------------------|
| 1                  | Централизован-<br>ный   | Параллельный          | Циклический                                                 | Синхр.      | 4/6/8                             |
| 2                  | Централизован-<br>ный   | Параллельный          | Циклический с учётом последнего запроса                     | Асинхр.     | 4/6/8                             |
| 3                  | Централизован-<br>ный   | Параллельный          | Наиболее давнего использования                              | Синхр.      | 4/6/8                             |
| 4                  | Централизован-<br>ный   | Параллельный          | Фиксированный квант<br>времени                              | Асинхр.     | 4/6/8                             |
| 5                  | Централизован-<br>ный   | Последователь-<br>ный | Статический (с двумя линиями приоритета)                    | Синхр.      | 4/6/8                             |
| 6                  | Централизован-<br>ный   | Последователь-<br>ный | С цепочкой сигнала<br>ЗШ                                    | Асинхр.     | 4/6/8                             |
| 7                  | Централизован-<br>ный   | Последователь-<br>ный | С цепочкой сигнала<br>ПШ                                    | Синхр.      | 4/6/8                             |
| 8                  | Децентрализо-<br>ванный | Параллельный          | Статический                                                 | Асинхр.     | 4/6/8                             |
| 9                  | Децентрализо-<br>ванный | Кольцевой             | Статический                                                 | Синхр.      | 4/6/8                             |
| 10                 | Децентрализо-<br>ванный | Параллельный          | Распределённый ар-<br>битраж с самостоя-<br>тельным выбором | Асинхр.     | 4/6/8                             |
| 11                 | Децентрализо-<br>ванный | Кольцевой             | Наиболее давнего ис-<br>пользования                         | Синхр.      | 4/6/8                             |
| 12                 | Децентрализо-<br>ванный | Кольцевой             | Циклический с учётом последнего запроса                     | Асинхр.     | 4/6/8                             |

## 1.2.2. Содержание отчета по лабораторной работе №1

- 1. Вариант задания на лабораторную работу.
- 2. Схемы.
  - 2.1. Структурная схема подключения ведущих и ведомых устройств к шине.
  - 2.2. Схемы ведущих и ведомого устройства.
  - 2.3. Схема центрального арбитра либо блока арбитража ведомого устройства.
- 3. Результаты функционального моделирования.

## ЛАБОРАТОРНАЯ РАБОТА №2 ОРГАНИЗАЦИЯ КЭШ-ПАМЯТИ

#### 2.1. ТЕОРЕТИЧЕСКАЯ ЧАСТЬ

#### Схемы организации кэш-памяти

Быстродействие и цена микросхем памяти являются обратно пропорциональными величинами. С целью минимизации стоимости вычислительных систем при сохранении их производительности на требуемом уровне используется иерархическая схема организации памяти. Помимо внутренней памяти центрального процессора (регистров) на кристалле ЦП также располагается кэшпамять, которая в зависимости от схемотехнического решения может подразделяться на первый и второй уровни.

При проектировании кэш-памяти учитывается прежде всего принцип локальности данных, который заключается в том, что если к одному слову основной памяти было произведено обращение процессора, то с большой вероятностью на следующих тактах ЦП обратится и к следующему за ним по адресу слову памяти. Это означает, что в кэш-памяти целесообразно хранить блоки данных, объём которых, как правило, колеблется в диапазоне от 4 до 64 слов.



Рис. 2.1. Организация кэш-памяти с полностью ассоциативным отображением

Каждый блок данных, помещаемый в кэш-память, сопровождается ассоциативным признаком, называемым тэгом (tag), по которому производится идентификация содержимого блока данных. Комбинация тэга и блока данных называется строкой кэш.

По внутренней структуре и, соответственно, способу размещения данных ОЗУ в кэш-памяти, она может быть разделена на три типа:

- кэш с полностью ассоциативным отображением (fully-associative cache);
  - кэш с прямым отображением (direct mapped cache);
- кэш с множественно-ассоциативным отображением (k-way associative cache).

В кэш-памяти с полностью ассоциативным отображением любой блок данных из основной памяти может быть продублирован в любой строке кэш. Таким образом, до тех пор, пока в наличии имеются свободные строки, кэшпамять данного типа не может производить замещение хранимых в ней данных, что обеспечивает более эффективное заполнение кэш-памяти и снижение вероятности промаха. Схема организации данного типа памяти приведена на рис. 2.1. К сожалению, организация подобного типа кэш-памяти требует дополнительных аппаратных затрат, что удорожает в целом микросхему центрального процессора.



Рис. 2.2. Организация кэш-памяти с прямым отображением

В кэш-памяти с прямым отображением *direct mapped cache* каждому блоку памяти поставлена в соответствие отдельная строка кэш-памяти. Так как объём кэш-памяти в несколько десятков раз меньше объёма основной памяти,

то на размещение в одну строку кэш будут претендовать несколько десятков блоков памяти. Если требуется записать блок данных из основной памяти в некоторую строку кэш, запись производится в любом случае — была данная строка занята или нет. При этом запись будет производиться с замещением данных в строке, несмотря на то, что соседние строки могут быть в это время свободными. Таким образом, замещение данных в кэш-памяти подобного типа и, соответственно, использование всей кэш-памяти производится не самым рациональным способом.

Для того чтобы определить, какой блок памяти в какую строку кэш записывать, обычно используют несколько бит адреса для задания отображения блоков памяти на кэш. Например, биты 2 и 3 адреса (в зависимости от размера блока и строки) могут быть индексом, задающим номер строки кэш для размещения очередного блока данных. Схема организации данного типа памяти приведена на рис. 2.2.

Плюсы и минусы обоих типов можно свести к следующим тезисам: кэш с прямым отображением – проще:

- занимает меньше места, реализуется меньшим количеством вентилей, требует малое количество бит для хранения тэга;
  - более быстрый в потенциале;
- но при этом бо́льшее количество промахов и замещений, соответственно меньший КПД.

кэш с полностью ассоциативным отображением:

- меньше промахов и конфликтов лучшая производительность в итоге;
- но при этом требует отдельного компаратора тэгов для каждой строки,
   что существенно удорожает решение.

Для совмещения преимуществ обоих способов была разработана схема с множественно-ассоциативным отображением k-way associative cache. В русскоязычных источниках кэш с n множественно-ассоциативным отображением называют n-канальным [2, 3].

В множественно-ассоциативной кэш-памяти несколько строк объединены в один набор set. В границах набора любой блок данных, который ассоциирован с данным набором, может размещаться в любой строке, однако быть размещённым в строке другого набора блок данных не может. Таким образом, данный способ организации кэш-памяти совмещает в себе преимущества как полностью ассоциативной кэш-памяти, так и кэш-памяти с прямым отображением.

При задании множественно-ассоциативной кэш-памяти индекс k (либо количество каналов n) задаёт количество строк кэш-памяти в каждом из наборов кэш-памяти. В зависимости от значения параметра k данная организация может вырождаться в вышерассмотренные случаи:

k = 1 — полностью ассоциативное отображение;

k = количеству строк кэш-памяти — прямое отображение  $direct\ mapped$ .



Рис. 2.3. Организация кэш-памяти с множественно-ассоциативным отображением (k=2)

В качестве ассоциативного признака (т. е. тэга), хранящегося в кэшпамяти блока данных, используется старшая часть адреса, которая совпадает для всех слов, входящих в блок. Младшая часть адреса запрашиваемого центральным процессором слова используется в качестве смещения *offset* относительно начала блока данных для извлечения из него нужного слова. В зависимости от способа организации кэш-памяти (рис. 2.2, 2.3) адрес запрашиваемого слова может делиться не на два, а на три поля — тэг, индекс *set* и смещение. В этом случае индекс задаёт номер набора, в котором хранится блок данных, содержащий запрашиваемое слово.

Схемы замещения строк в кэш-памяти могут быть следующими:

- без анализа предыдущих запросов (циклически либо случайно);
- по принципу наиболее давнего обращения;
- по принципу наиболее давнего хранения;
- по принципу наименьшего использования.

#### 2.2. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

#### 2.2.1. Задание и рекомендации по выполнению лабораторной работы

Лабораторную работу рекомендуется выполнять в новом проекте, не используя предыдущих наработок.

Задача состоит в создании кэш-памяти заданного типа и размера для обслуживания основной памяти с заданным типом замещения. Конкретные характеристики разрабатываемой кэш-памяти приведены в табл. 2.1. Размер шины адреса вычисляется по варианту задания — сначала определяется размер кэш-памяти в байтах, затем определяется размер ОЗУ, исходя из кратности его размера объёму кэш-памяти. Адресация ОЗУ по умолчанию — побайтная.

Разрешается использовать функциональное моделирование. В качестве элементов памяти для строк кэш-памяти удобно использовать регистры (например, параметризированный модуль LPM\_DFF, в котором легко задать необходимую разрядность).

Содержимое кэш-памяти следует просматривать непосредственно на элементах памяти без вывода на выходные пины, поскольку использование большого количества пинов не позволит Quartus найти подходящую ПЛИС, на которой можно будет реализовать проект.

Таблица 2.1 Варианты заданий к лабораторной работе №2

| Nº  | Тип кэш-    | Коли-  | Количе- | Acco-  | Принцип за-   | Крат-    | Раз-        |
|-----|-------------|--------|---------|--------|---------------|----------|-------------|
| ва- | памяти      | чество | ство    | циа-   | мещения       | ность    | ряд-        |
| ри- |             | строк  | слов в  | тив-   | строк в кэш   | размера  | ность       |
| ан- |             | кэш    | блоке   | ность, |               | ОЗУ объ- | шины        |
| та  |             |        | данных  | k      |               | ёму кэш- | дан-        |
|     |             |        |         |        |               | памяти   | ных,<br>бит |
| 1   | Полностью   | 4      | 2/4     | 1      | Без анализа   | 16       | 8/16        |
|     | ассоциатив- |        |         |        |               |          |             |
|     | ное отобра- |        |         |        |               |          |             |
|     | жение       |        |         |        |               |          |             |
| 2   | //          | 4      | 2/4     | 1      | LRU           |          | 8/16        |
| 3   | //          | 4      | 4       | 1      | Наиболее дав- |          | 4           |
|     |             |        |         |        | него хранения |          |             |
| 4   | //          | 4      | 4       | 1      | Наименьшего   | 24       | 8           |
|     |             |        |         |        | использования |          |             |
| 5   | //          | 4      | 8       | 1      | Случайный     | 12       | 16          |
| 6   | Прямое ото- | 8      | 8       | 1      | Нет           | 16       | 8           |
|     | бражение    |        |         |        |               |          |             |
| 7   | //          | 10     | 4       | 1      | //            | 12       | 16          |
| 8   | //          | 12     | 4       | 1      | //            | 16       | 8           |
| 9   | //          | 16     | 2       | 1      | //            | 10       | 8/16        |

## Окончание табл. 2.1

| №<br>ва-<br>ри-<br>ан-<br>та | Тип кэш-<br>памяти <i>k</i> -мерное час-   | Коли-<br>чество<br>строк<br>кэш | Коли-<br>чество<br>слов в<br>блоке<br>данных | Ассоциа-<br>тивность,<br><i>k</i> | Принцип замещения строк в кэш            | Крат-<br>ность<br>размера<br>ОЗУ<br>объёму<br>кэш-<br>памяти | Раз-<br>ряд-<br>ность<br>шины<br>дан-<br>ных,<br>бит |
|------------------------------|--------------------------------------------|---------------------------------|----------------------------------------------|-----------------------------------|------------------------------------------|--------------------------------------------------------------|------------------------------------------------------|
| 10                           | тичное ассоциа-<br>тивное отобра-<br>жение | 4                               | 4/0                                          | 2                                 | анализа                                  | 24                                                           | 4/8                                                  |
| 11                           | //                                         | 6                               | 2/4                                          | 2                                 | LRU                                      | 16                                                           | 4/8                                                  |
| 12                           |                                            | 8                               | 2/4                                          | 2                                 | Наиболее<br>давнего<br>хранения          | 12                                                           | 4/8                                                  |
| 13                           | //                                         | 10                              | 2                                            | 2                                 | Наимень-<br>шего ис-<br>пользова-<br>ния | 16                                                           | 4/8                                                  |
| 14                           | //                                         | 12                              | 2/4                                          |                                   | Без<br>анализа                           | 8                                                            | 4/8                                                  |
| 15                           | //                                         | 4                               | 2/4                                          | 4                                 | LRU                                      | 10/12                                                        | 4/8                                                  |
| 16                           |                                            | 8                               | 2/4                                          | 4                                 | Наиболее<br>давнего<br>хранения          | 12/16                                                        | 4/8                                                  |
| 17                           | //                                         | 16                              | 2/4                                          | 4                                 | Наимень-<br>шего<br>использо-<br>вания   | 8/10                                                         | 4/8                                                  |
| 18                           | //                                         | 4                               | 2                                            | 8                                 | LRU                                      | 10                                                           | 4/8                                                  |
| 19                           | //                                         | 6                               | 4                                            | 8                                 | Наиболее<br>давнего<br>хранения          | 8                                                            | 8                                                    |

# 2.2.2. Содержание отчета по лабораторной работе №2

- 1. Задание.
  - 1.1. Расчёт объёма кэш-памяти и ОЗУ.
  - 1.2. Разбиение адреса на поля тэга, индекса и смещения.
- 2. Схема кэш-памяти.
- 3. Результаты функционального моделирования.

# **ЛАБОРАТОРНАЯ РАБОТА №3** Взаимодействие кэш-памяти и ОЗУ

## 3.1. ТЕОРЕТИЧЕСКАЯ ЧАСТЬ Алгоритмы синхронизации кэш-памяти и ОЗУ

Построение многоуровневой памяти приводит к необходимости решения вопроса о согласовании данных, хранимых на разных уровнях иерархии, в случае их изменения центральным процессором или же путём прямого доступа в память (ПДП) устройства ввода/вывода. Вследствие максимального динамизма обмена данными названная задача особенно остро проявляется между уровнями кэш – ОЗУ.

Управление хранением данных отличается от управления загрузкой их в регистры ЦП в силу следующих причин:

- сохранение данных не требует простоя ЦП;
- сохранение меняет содержимое кэш;
- многие устройства ввода/вывода имеют возможность ПДП.

Существует два основных способа (рис. 3.1) организации процесса сохранения данных в уровнях памяти в случае их изменения центральным процессором:

- отложенная запись (Write-back);
- сквозная запись (Write-Through).



Рис. 3.1. Методы синхронизации данных между кэш-памятью и ОЗУ

В случае сквозной записи прежде всего обновляется слово, хранящееся в основной памяти. Если в кэш есть копия слова, то она также обновляется. В случае если копии нет, то возможны два варианта:

- из основной памяти в кэш пересылается слово с ожиданием, что скоро появится необходимость обращения к изменённому слову. Подобная стратегия обновления называется «сквозная запись с отображением».
- в кэш ничего не добавляется. В таком случае при последующем обращении к изменённому слову будет сгенерирован сигнал кэш-памяти «промах» и слово будет загружено в кэш из ОЗУ. Данная стратегия носит название «сквозная запись без отображения».

Главным достоинством метода сквозной записи является отсутствие необходимости ожидания на «выгрузку» в ОЗУ сохранённого слова при замещении его в кэш-памяти другим словом (блоком данных). Изменённые данные уже синхронизированы с основной памятью и, таким образом, изменение логики работы кэш-памяти при загрузке в неё данных не требуется. Соответственно, указанный метод является простым с точки зрения аппаратной реализации.

Недостатком метода будет являться потеря времени при каждой операции записи данных ЦП. Данный способ синхронизации содержимого кэш-памяти и ОЗУ применялся в i80486.

Для улучшения производительности систем, реализующих данный подход, применяется *буферизированная сквозная запись write behind*. В систему добавляется буферная память, работающая по принципу FIFO и не зависящая от ядра процессора. В случае записи изменённых данных они сохраняются в кэш-память и буфер. Соответственно, центральному процессору нет необходимости ожидать, пока буфер запишет слово в основную память. Таким образом, при данной реализации кэш-памяти центральный процессор не взаимодействует с ОЗУ вовсе (!) — чтение производится из кэш, запись — в буфер.

При повышении тактовой частоты системной шины и тем более шины ЦП — память возникает необходимость минимизации ненужных транзакций шины. С этой точки зрения существует ненулевая вероятность того, что данные могут быть перезаписаны несколько раз, прежде чем ЦП понадобится их считать, и тем более, прежде чем они будут замещены в кэш-памяти новым блоком данных.

При реализации способа **отложенной записи** write back изменённое слово заносится только в кэш-память. Если строки в кэш-памяти нет, то сначала про-изводится загрузка строки в кэш-память, потом её изменение. При замещении строки сперва производится её обязательная запись в основную память, а уже затем загрузка нового блока данных.

Для данного метода характерно следующее: после заполнения кэшпамяти при каждом промахе при чтении будут осуществляться две пересылки между ОЗУ и кэш-памятью – сохранение выгружаемого (изменённого) блока данных и загрузка в кэш нового.

С целью минимизации трафика на шине в кэш-памяти для каждой строки вводится дополнительный бит – флаг изменения. Если в строке было изменение

хотя бы одного слова, то флаг устанавливается в 1, соответственно при замещении блока данных запись в ОЗУ производится только для строк, у которых флаг имеет значение 1. Данный подход носит следующее название –  $\phi$ лаговая отложенная запись.

- Отложенная запись write-back cache в среднем на 10 % эффективнее:
  - может записывать сразу всю строку (объединяя несколько операций записи в одну);
  - использует свойство локальности ссылок.
- Сквозная запись write-through cache проще в реализации:
  - не требует флага была строка записана или же нет;
  - не требует ожидания (пока появится место) на запись строки в ОЗУ при её замещении в кэш;
  - не требует специальных интерфейсов с І/О.

## 3.2. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

#### 3.2.1. Задание и рекомендации по выполнению лабораторной работы

При выполнении лабораторной работы необходимо использовать наработки из предыдущей лабораторной работы.

К архитектуре кэш-памяти из предыдущей лабораторной работы добавить блок синхронизации содержимого кэш-памяти и ОЗУ.

Варианты способов обмена кэш-памяти и ОЗУ приведены в табл. 3.1. Разрешается использовать функциональное моделирование.

Таблица 3.1 Варианты заданий к лабораторной работе №3

| №<br>в-та | Способ синхрониза-<br>ции данных | Сложность<br>варианта (0-5) | Уточнение варианта               |
|-----------|----------------------------------|-----------------------------|----------------------------------|
| 1         | Сквозная запись                  | 2                           | Сквозная запись с отображением   |
| 2         | //                               | 1                           | Сквозная запись без отображения  |
| 3         | //                               | 5                           | Буферизированная сквозная запись |
| 4         | Отложенная                       | 3                           | Простая отложенная запись        |
|           | запись                           |                             |                                  |
| 5         | //                               | 4                           | Флаговая отложенная запись       |

# 3.2.2. Содержание отчета по лабораторной работе №3

- 1 Задание.
- 2 Описание работы схемы при промахе/попадании операций чтения/записи.
- 3 Схемы подключения и схемы управления связкой «кэш-память ОЗУ».
- 4 Результаты функционального моделирования.

# **ЛАБОРАТОРНАЯ РАБОТА №4** Динамическое предсказание условных переходов

#### 4.1. ТЕОРЕТИЧЕСКАЯ ЧАСТЬ

#### Типы автоматов предсказания условных переходов

При построении конвейеризированных вычислительных систем разработчикам приходится решать задачи, не возникающие при проектировании обычных однотактовых или многотактовых процессорных устройств. Помимо задач устранения рисков по данным, а также структурных рисков, возникает проблема оптимизации вычислительных затрат ЦП при обработке команд условных переходов (УП). В отличие от команды принудительного перехода, т. е. ЈМР, условный переход может состояться или нет. В случае обработки потока команд конвейером вычисление условия будет произведено уже после того, как первые стадии конвейера будут заполнены командами, идущими в естественной последовательности за ещё не проверенной командой УП. В случае если переход состоится, то первые стадии конвейера должны быть очищены и заполнены командами, начиная с адреса перехода. Данный процесс приводит к задержкам работы конвейера, что негативно сказывается на общей производительности вычислительной системы.

Для оптимизации загрузки конвейера проблема условного перехода решается с помощью различных способов, которые можно разделить на две группы — статические и динамические. Примерами статических способов являются две простейшие стратегии поведения при прогнозировании переходов — «Переход состоится всегда» и «Переход не состоится никогда».

В рамках лабораторной работы необходимо аппаратно реализовать один из вариантов динамических схем предсказания исходов команд условных переходов.

Все схемы, реализующие динамическое предсказание УП, предполагают накопление информации об исходе предшествующих команд УП. В зависимости от типа схемы предсказание делается либо на основе предшествующих исходов именно этой команды (располагающейся в памяти по текущему адресу) либо на основе предыдущих исходов нескольких других команд УП, содержащихся в коде программы, или их комбинации.

Для упорядоченного хранения информации об исходах различных команд УП (либо их последовательностей), как правило, используется таблица истории шаблонов (PHT – *Pattern History Table*), в каждой из строк которой хранится так называемый шаблон вызова и соответствующее ему состояние автомата предсказания (рис. 4.1).

Автомат предсказания — один из нескольких вариантов (в рамках данной лабораторной работы) конечных автоматов Мура. На основании текущего состояния автомата делается прогноз об исходе поступившей команды УП. Состояния различных вариантов реализации автоматов и переходы между ними

приведены на рис. 4.2 - 4.6. Наименования приведенных автоматов несколько различаются в различных источниках [3, 4], но схемы их работы совпадают.



Рис. 4.1. Пример организации таблицы истории шаблонов, где в качестве шаблона используется часть адреса команды УП

Простейшим вариантом автомата является схема А1, которая представляет собой тривиальное хранение предыдущего исхода команды условного перехода (см. рис. 4.2). Предсказание перехода делается до момента вычисления условия в соответствии с состоянием автомата: переход будет, если предыдущее выполнение команды окончилось переходом, либо переход не состоится, если в предыдущий раз перехода не было. В соответствии с полученным предсказанием производится заполнение начальных стадий конвейера команд или командами, следующими за командой УП, либо командами, находящимися по адресу перехода. По вычислении условия перехода автомат переводится в соответствующее состояние, которое будет, в свою очередь, использовано для предсказания перехода в следующий раз, когда данная команда УП поступит на конвейер.



Рис. 4.2. Однобитовый автомат A1 – «повтор предыдущего исхода»

При условии использования автомата A2 после обработки очередной команды УП содержимое ячейки РНТ, хранящей состояние автомата, изменяется. Так как автомат A2 функционирует в режиме регистра сдвига, то можно сказать, что содержимое соответствующей ячейки РНТ сдвигается влево на один разряд, а на освободившееся место заносится 1, если переход был, или 0 – если не было.

Если в ячейке РНТ есть хоть одна 1, то делается предсказание, что переход будет, в ином случае – что перехода не будет.



Рис. 4.3. Автомат А2: состояния, схема переходов из одного состояния в другое и предсказания, выдаваемые схемой в зависимости от состояния



Рис. 4.4. Автомат А3: состояния, схема переходов из одного состояния в другое и предсказания, выдаваемые схемой в зависимости от состояния

В случае использования автомата А3 элементы РНТ представляют собой реверсивные счётчики, работающие в режиме с насыщением (минимум 00, максимум 11). Логика предсказания для автомата А3 получила название «алгоритм Смита». Автомат может находиться в четырёх состояниях:

- 00 перехода не будет (сильное предсказание);
- 01 перехода не будет (слабое предсказание);
- 10 переход будет (слабое предсказание);
- 11 переход будет (сильное предсказание).



Рис. 4.5. Автомат А4: состояния, схема переходов из одного состояния в другое и предсказания, выдаваемые схемой в зависимости от состояния



Рис. 4.6. Автомат А5: состояния, схема переходов из одного состояния в другое и предсказания, выдаваемые схемой в зависимости от состояния

Автоматы A4 и A5 являются вариациями автомата A2. Их состояния приведены на рис. 4.5 и 4.6 соответственно.



Рис. 4.7. Пример организации таблицы истории шаблонов (в качестве шаблона в данном случае используется регистр глобальной истории)

Как отмечалось выше, таблица истории шаблонов представляет собой универсальный инструмент — в качестве шаблона могут использоваться различные по исходному смыслу битовые комбинации. Так, на рис. 4.1 представлен случай, когда в качестве шаблона используются младшие биты адреса команды УП. В свою очередь на рис. 4.7 изображена схема, в которой в качестве шаблона используется так называемый регистр глобальной истории, который хранит общую информацию об исходах последних t команд условного перехода вне зависимости от их месторасположения в коде программы.

Как ни парадоксально с точки зрения логики, но лучшие результаты по точности предсказания показывают схемы, комбинирующие оба приведённых выше подхода. На рис. 4.8 приведён пример, демонстрирующий подобную комбинацию.



Рис. 4.8. Пример организации таблицы истории шаблонов (в качестве шаблона использована конкатенация битов регистра глобальной истории и счётчика команд)

При разработке реальных схем предсказания исходов условных переходов инженеры сталкиваются с так называемой проблемой «холодного старта». Она заключается в следующем: до тех пор, пока таблица истории шаблонов не

будет заполнена реальными данными, схема не будет предсказывать переходы с необходимой точностью. Для решения данной проблемы были разработаны двухуровневые схемы предсказания, суть которых сводится к использованию нескольких принципиально отличающихся схем предсказания переходов, которые дают различную точность работы на этапе насыщения схем реальными данными и в режиме штатной работы. Решение о выборе предсказания конкретной схемы принимается селектором, который учитывает положительные результаты предсказания каждой из схем и выбирает ту, которая в последние N раз ошибалась меньше. Пример подобной схемы приведён на рис. 4.9.



Рис. 4.9. Пример двухуровневой схемы предсказания

## 4.2. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

#### 4.2.1. Задание и рекомендации по выполнению лабораторной работы

Лабораторную работу рекомендуется выполнять в новом проекте, не используя предыдущих наработок.

Задача состоит в создании блока предсказания переходов в соответствии с вариантом задания и моделирования работы блока. Адреса команд условного перехода, так же, как и их исход, можно задавать в ручном режиме. Непосредственно выполнение самих команд перехода можно не моделировать. Основным требованием является задержка задаваемого в ручном режиме результата исхода команды УП по отношению к её адресу и предсказанию, выдаваемому блоком предсказания. Варианты задания лабораторной работы приведены в табл. 4.1. Разрешается использовать функциональное моделирование.

При выполнении задания необходимо обратить внимание на приведенные ниже моменты.

1. Моделирование потока команд УП можно задавать единичными битами выставляемыми на отдельных сигнальных линиях, каждая из которых за-

креплена за определённой командой УП. При этом в каждый отдельный момент времени (в рамках тактового сигнала) должна быть активирована лишь одна линия. Альтернативным вариантом задания команд УП является задание адреса конкретной команды на шине адреса ЦП.

- 2. Для моделирования исхода УП (который в реальности определяется состоянием флагов процессора) можно использовать отдельную сигнальную линию. Наличие единичного сигнала на ней в какой-либо момент времени обозначает положительный исход той команды УП, бит которой активирован в этот момент на сигнальных линиях команд УП, либо адрес которой выставлен на шине адреса. Нулевой сигнал соответствует отрицательному исходу (т. е. переход не состоялся) соответствующей команды УП.
- 3. В случае необходимости использования счётчика команд в схеме, адреса команд УП задаются произвольно в ручном режиме.
- 4. На выходе схемы должен генерироваться сигнал о предсказании переходов поступающих команд УП.

Таблица 4.1 Комбинации параметров схем предсказания переходов для формирования вариантов заданий к лабораторной работе №4

| №<br>в-та | Тип<br>автомата | Количество<br>уровней<br>схемы | Количество бит шаблона | Способ формирования шаблона |
|-----------|-----------------|--------------------------------|------------------------|-----------------------------|
| 1         | A2              | 1                              | 8/16/32                | GHR / PC/ GHR∥PC / GHR⊕PC   |
| 1         |                 | 1                              |                        | II                          |
| 2         | A3              | 1                              | 8/16/32                | GHR / PC/ GHR∥PC / GHR⊕PC   |
| 3         | A4              | 1                              | 8/16/32                | GHR / PC/ GHR∥PC / GHR⊕PC   |
| 4         | A5              | 1                              | 8/16/32                | GHR / PC/ GHR∥PC / GHR⊕PC   |
| 5         | A1 & A2         | 2                              | 8/16                   | GHR / PC/ GHR∥PC / GHR⊕PC   |
| 6         | A1 & A3         | 2                              | 4/8/16                 | GHR / PC/ GHR∥PC / GHR⊕PC   |

# 4.2.2. Содержание отчета по лабораторной работе №4

- 1. Задание.
- 2. Общая схема динамического предсказания исходов команд УП.
- 3. Результаты моделирования схемы.
- 4. Статистика результатов работы схемы общее количество поступивших команд УП, количество совершённых и несовершённых переходов, соотношение удачных предсказаний к общему количеству переходов.

#### ЛАБОРАТОРНАЯ РАБОТА №5

#### Моделирование работы конвейера команд центрального процессора

#### 5.1. ТЕОРЕТИЧЕСКАЯ ЧАСТЬ

#### Конвейеризация многотактового центрального процессора

Конвейеризация любого процесса подразумевает его разделение на болееменее одинаковые по длительности этапы и позволяет выполнять эти этапы одновременно и параллельно для нескольких объектов, над которыми производится конвейеризируемый процесс. В вычислительной технике метод конвейеризации используется достаточно широко — допускается как конвейеризация транзакций шин, обращений к памяти, так и конвейеризация процесса выполнения самих команд центрального процессора.

Как правило, цикл выполнения центральным процессором любой команды состоит из следующих этапов:

- выборка команды (ВК);
- декодирование команды (ДК);
- вычисление адресов операндов (ВА);
- выборка операндов (ВО);
- исполнение команды (ИК);
- запись результата (3P).

Несмотря на гипотетическую возможность выравнивания большинства из приведенных этапов по времени, на практике все этапы выполняются различное количество тактов. При этом основная проблема заключается вовсе не в разнице скоростей доступа к памяти и, например АЛУ. Сложность состоит в том, что команды могут иметь различный формат, различное количество операндов, которые могут находиться как в регистрах процессора, так и в памяти, а также быть заданы с помощью достаточно большого количества вариантов адресации операндов.

В соответствии с непредсказуемостью поступающих на вход команд, а также взаимосвязью этапов конвейера в большинстве случаев должен быть предусмотрен механизм приостановки работы соответствующей стадии конвейера, если последующая стадия не успевает принять результаты её работы. При этом, если возможная нерегулярность по времени работы присуща всем стадиям конвейера, становится возможной определённая самокомпенсация по времени исполнения этапов конвейера, которая может быть задействована путём введения достаточных по ёмкости буферов для хранения промежуточных данных между стадиями конвейера.

Тем не менее основная проблема конвейеризации любого процесса может быть сведена к тюркской пословице — «скорость каравана соответствует скорости его самого медленного верблюда», или, иными словами, если одна из стадий явно медленнее других, то общая производительность конвейера будет соответствовать скорости именно этой стадии.

В отличие от однотактовой и многотактовой схем построения центральных процессоров, в конвейеризированном процессоре должны быть явно выделены и синхронизированы между собой регистры хранения промежуточных результатов. Пример подобной схемы приведён на рис. 5.1. Так как схема является структурной, на ней не показаны сигналы управления выполнением каждого из этапов, перевода его в случае необходимости в режим «холостого хода» и возобновления работы.



Рис. 5.1. Пример схемы конвейера команд процессора

#### 5.2. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

# 5.2.1. Задание и рекомендации по выполнению лабораторной работы

Лабораторную работу рекомендуется выполнять в новом проекте, не используя предыдущих наработок.

Задача состоит в воссоздании трёх первых стадий конвейера команд: выборки команды, декодирования команды и выборки операндов из памяти. Выполнение самих команд арифметико-логическим устройством можно сделать по желанию с использованием проекта лабораторной работы из предыдущего семестра. Варианты задания лабораторной работы приведены в табл. 5.1. Разрешается использовать функциональное моделирование.

Минимальный вариант выполненной лабораторной работы должен содержать кэш-память команд, блок формирования адреса команды, блок декодирования команды, блок выборки операндов, кэш-память данных и соответствующие шины — адреса и данных. Пример подобной схемы (за исключением кэш-памяти данных) показан на рис. 5.2.



Рис. 5.2. Пример компоновки блоков конвейера команд

Основным требованием к выполненной лабораторной работе является демонстрация задержки выполнения команды в период её прохождения по стадиям конвейера. Для каждой команды в результатах моделирования должны быть отражены её адрес, её код операции, адреса операндов и значения самих операндов, извлечённых из кэш-памяти данных либо регистров. Пример корректных результатов моделирования лабораторной работы приведён на рис. 5.3.

Для сдачи варианта лабораторной работы повышенной сложности требуется реализовать механизм задержки (перевода их в режим холостого хода) предыдущих стадий конвейера, если стадия выборки операндов не успевает обслужить текущую команду до поступления результатов обработки следующей команды с предшествующих стадий.

| <b>\</b> \$ | Master 7     | Time Bar: 21   | 0.0 ns   | Pointer:            | 124.55             | ns              | Interval:      | 104.55                 | ns            | Start:      |
|-------------|--------------|----------------|----------|---------------------|--------------------|-----------------|----------------|------------------------|---------------|-------------|
| A<br>⊛      |              | h1             | Value at | 0 ps 80.0 ns        | 160.0 ns           | 240,0 ns        | 320.0 ns       | 400.0 ns               | 480.0 ns      | 560,0 ns    |
| ⊕_          |              | Name           | 20.0 ns  | 20.0 ns             |                    |                 |                |                        |               |             |
|             | <b>→</b> 0   | CLK            | A1       |                     |                    |                 | лшп            |                        |               |             |
| 44          | <b>■</b> 1   | CLK_OPER       | A 0      |                     |                    |                 |                |                        |               |             |
| <b>*</b>    | <b>⊚</b> 2   | ■ AD_BUS       | H 0001   | (00 × 0001 × 0002 × | 0003 X 0004 X 0009 | X 0006 X 0007   | X 0008 X 000   | 9 X 000A X 000B        | X 000¢ X 000¢ | X 000E X 00 |
|             | <b>⊚</b> 19  | ■ DATA_BUS     | H 0000   | 0000 XB1BBX         | CCCC X 3B13 X 5559 | X A346 X D007   | ' X 5100 X C62 | 0 X D000 X 0800        |               |             |
| <b>→</b>    | <b>⊚</b> 36  | ■ CMD_POSLREG  | H 0000   | 0000 XI             | B1BB XCCCCX 3B1:   | 3 X 5555 X A346 | XD007 X 510    | 0 X C620 X D000        |               |             |
| 煕           | <b>⊚</b> 53  |                | H 0000   | 0000                | XB1BBXCCC          | CX 3B13 X 5555  | X A346 X D00   | 7 X 5100 X C620        | X D000 X 0800 | XBAAAX      |
| ₽ţ          | <b>⊚</b> 70  | ■ CMD          | H 01     | 00 01               | X 20 X 40          | X 02 X 04       | X 20 X 40      | X 04 X                 | 40 X 01       | X 20 X      |
| 2+          | <b>⊚</b> 79  | decode1        | H 0      | 0                   | X 3 X Z            | X 6 X Z         | X 6 X 0        | X 2 X C                | X Z X 0       | X Z X       |
|             | <b>⊚</b> 84  | decode2        | H 0      | 0                   | X D X Z            | X 9 X Z         | X 3            | χ 0                    | X Z X 0       | XZX         |
|             | <b>◎</b> 89  | kol_oper       | Α0       |                     |                    |                 |                |                        |               |             |
|             | <b>⊚</b> 90  | ■ CACHE_OUT    | H 0000   | 0000 XI             | B1BB XCCCCX ZZZ:   | Z X 5555 X ZZZZ | Z X D007 X 510 | 0 X C620 X D000        | X ZZZZ XBAA   | AXZZZZX     |
|             | 5 107        | ■ REG_OUT      | H 0000   | 0000                | X00IX00X ZZZ:      | Z X00X(00X ZZZZ | Z X00X00X00X   | <u> 0000 X00X00X00</u> | X ZZZZ X 0000 | XZZZZX      |
|             | 124          | ■ OUT_OPERAND1 | H 0000   | 0000                | X 0000             | XXXXX 5555      | XXXXX 000      | 6 X 0000 X 0002        | X0000XXXX     | KXBAAAXXX   |
|             | 141          | ■T_OPERANDS2   | H⋙≪      | (00)                | X XCCC             | CXXXXX 0009     | X XXXX         | X 0003 X 0000          | X             |             |
|             | <b>ഈ</b> 158 | tr1_P          | Α0       |                     |                    |                 |                |                        |               |             |
|             | <b>ഈ</b> 159 | tr2_P          | Α0       |                     |                    |                 |                |                        | 7             |             |
|             |              |                |          |                     |                    |                 |                |                        |               |             |

Рис. 5.3. Пример результатов моделирования конвейера команд процессора

Таблица 5.1 Варианты заданий к лабораторной работе №5

| <b>№</b> | Разрядность      | Разрядность | Количество             | Количество | Типы опе-              |
|----------|------------------|-------------|------------------------|------------|------------------------|
| в-та     | шины дан-<br>ных | шины адреса | операндов в<br>команде | регистров  | рандов:<br>М – память, |
|          | ных              |             | командс                |            | R – регистр            |
| 1        | 8                | 8           | 0/3                    | 16         | MRR, RRR               |
| 2        | 8                | 12          | 1/2                    | 24         | M, R, MR,              |
|          |                  |             |                        |            | RR                     |
| 3        | 16               | 16          | 0/2                    | 16         | MR, RR                 |
| 4        | 16               | 8           | 0/3                    | 16         | MRR, RRR               |
| 5        | 4                | 6           | 0/1                    | 12         | M, R                   |
| 6        | 8                | 12          | 1/3                    | 24         | MRR, RRR               |
| 7        | 4                | 8           | 1/3                    | 8          | MRR, RRR               |
| 8        | 8                | 8           | 0/2                    | 8          | MR, RR                 |
| 9        | 8                | 16          | 0/2                    | 8          | MR, RR                 |
| 10       | 16               | 12          | 1/2                    | 32         | M, R, MR,              |
|          |                  |             |                        |            | RR                     |
| 11       | 4                | 6           | 1/2                    | 16         | M, R, MR,              |
|          |                  |             |                        |            | RR                     |
| 12       | 8                | 20          | 0/1                    | 32         | M, R                   |
| 13       | 8                | 8           | 1/2                    | 16         | M, R, MM               |
| 14       | 8                | 4           | 1/3                    | 16         | M, R, MMR              |
| 15       | 16               | 8           | 2/3                    | 16         | MM, MR,                |
|          |                  |             | P                      |            | RR, MRR                |
| 16       | 16               | 10          | 2/3                    | 32         | MM, MR,                |
|          |                  |             |                        |            | RR, MRR,               |
|          |                  |             |                        |            | RRR                    |

# 5.2.2. Содержание отчета по лабораторной работе №5

- 1. Задание. Формат команд.
- 2. Общая схема конвейера команд.
- 3. Результаты моделирования схемы.

# ТРЕБОВАНИЯ К КУРСОВОМУ ПРОЕКТУ ПО ДИСЦИПЛИНЕ «СТРУКТУРНАЯ И ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ ЭВМ»

# Содержание курсового проекта СиФО ЭВМ

Курсовой проект по дисциплине СиФО ЭВМ является логическим завершением изучения лекционного материала и обобщением выполнения обоих лабораторных практикумов по курсу. Тема курсового проекта – «Разработка микроЭВМ на ПЛИС».

При разработке курсового проекта настоятельно рекомендуется использовать наработанные в ходе выполнения лабораторных работ схемотехнические решения отдельных блоков.

Курсовой проект должен содержать:

- пояснительную записку объемом не менее 30 страниц, набранных шрифтом Times New Roman 14 пт, через одинарный междустрочный интервал;
  - графическую часть, содержащую не менее чем 4 чертежа формата А3;
- компакт-диск с исходными схемами проекта, выполненными в САПР Altera Quartus v. 7.11 v. 9.0;

Оформление чертежей курсового проекта должно соответствовать требованиям, приведенным в методических указаниях к дипломному проектированию [15].

#### Содержание пояснительной записки

Пояснительная записка должна содержать следующие обязательные разделы: Лист задания с вариантом разрабатываемой микроЭВМ (1 стр.)

**Введение** – реферативное описание архитектурных свойств заданного варианта микроЭВМ (1 стр.)

- 1. Разработка общей структуры микроЭВМ (6-9 стр.)
  - 1.1. Функциональный состав микроЭВМ (2–3 стр.)
  - 1.2. Разработка системы команд (2-3 стр.)
- 1.3. Описание взаимодействия всех блоков микроЭВМ при выполнении команд программы (2–3 стр.)
  - 2. Разработка основных устройств микроЭВМ (11-18 стр.)
- 2.1.Запоминающие устройства. Функциональный состав и временные диаграммы работы ОЗУ (1–2 стр.)
- 2.2. Устройство управления: а) центральный узел распределения управляющих сигналов; б) узел местного управления фазами выполнения команд; в) блок указателя команд IP и блок регистра кода команд IR; г) блок управления стековой памятью (3–4 стр.)
- 2.3. Арифметико-логическое устройство: а) логическое построение АЛУ и блок РОНов; б) реализация арифметических и логических операций (2–3 стр.)
  - 2.4. Организация кэш-памяти процессора (2–3 стр.)
  - 2.5. Описание системы предсказания переходов (1–2 стр.)
  - 2.6. Аппаратура и функционирование КПДП (1-2 стр.)
  - 2.7. Описание арбитра шины (1–2 стр.)
  - 3. Функциональное моделирование (8–14 стр.)
- 3.1. Функциональное моделирование всех указанных выше блоков по отдельности (6–10 стр.)
  - 3.2. Описание временной диаграммы работы всего устройства (2-4 стр.)
  - 4. Анализ и оптимизация разработанной микроЭВМ (3-5 стр.)
    - 4.1. Сокращение длительности выполнения отдельных команд (1–2 стр.)
    - 4.2. Конвейерное выполнение фаз последовательностей команд (2–3 стр.)
- 4.3. Реализация микропрограммного варианта устройства управления (2–3 стр.)

**Заключение** — общие технические характеристики разработанной микроЭВМ по архитектуре, быстродействию, топологическим свойствам, оптимальности конструкторских решений (1–2 стр.).

Все функциональные блоки, которые не будут представлены на чертежах A3, должны быть отображены в пояснительной записке на отдельных листах формата A4.

#### Критерии оценки курсового проекта

Курсовой проект будет оцениваться по 10-балльной системе исходя из следующих критериев.

- 1. Наличие в тексте ПЗ более трёх предложений, являющихся плагиатом, минус 1 балл итоговой оценки.
- 2. Отсутствие в ПЗ функционального блока или несоответствие блока выданному варианту минус 1 балл за каждый блок.
- 3. Отсутствие результатов общего моделирования всех блоков разрабатываемой ЭВМ в одном общем проекте минус 1 балл.
- 4. Небрежное оформление  $\Pi 3$  т. е. наличие орфографических, грамматических, синтаксических, стилистических ошибок (более 5 шт. на  $\Pi 3$ ), небрежно отформатированный текст (отсутствие единого стиля), нарушение нумерации подзаголовков и рисунков, небрежно оформленный список литературы минус 1 балл.
- 5. Небрежное оформление чертежей рамки не по ГОСТам, отсутствие линий связи для шин и основных управляющих сигналов минус 1 балл.
- 6. Логическая нестыковка разработанных модулей между собой (несоответствие по функционалу, сигналам) минус 1 балл.
- 7. Отсутствие дампов памяти при моделировании работы ОЗУ, ПЗУ, кэшпамяти – минус 1 балл.
  - 8. Плагиат блоков минус 1 балл за блок.
- 9. Отсутствие в тексте ПЗ листинга программы, включающей в себя все команды разработанной архитектуры микроЭВМ, приведённой в символьном и бинарном виде курсовой проект к защите не принимается.

Дополнительные баллы (плюс 1 балл за каждый пункт) будут **начисляться за**:

- курсовые проекты, сданные на проверку до 1 мая текущего года;
- подробное описание УУ, формул логических сигналов;
- грамотное обоснование выбора того или иного схемотехнического решения;
- оптимизацию работы всей системы в целом, с примерами моделирования до оптимизации и после неё;
  - красоту схемотехнического решения любого сложного блока.

Таблица 6.1 Варианты построения микроЭВМ на ПЛИС

| <b>№</b><br>п/ | Тип<br>арх-       |      | зряд-<br>ь шин |            | Память     |          | РОН, |   | КЭШ                   |                              |
|----------------|-------------------|------|----------------|------------|------------|----------|------|---|-----------------------|------------------------------|
| П              | ры                | ад-  | дан-           | ПЗУ        | 03У        | Тип      | шт.  | k | Алгоритм              | Синхр-я                      |
|                |                   | peca | ных            |            |            | адреса-  |      |   | замещения             | с памя-                      |
|                |                   |      |                |            |            | ции*     |      |   | строк                 | тью                          |
| 1              | ая                | 8    | 8              |            |            | Косвен-  | 4    | 2 | LRU                   |                              |
| 2              | CK                | 12   | 16             |            |            | ная      | 8    | 4 |                       | ن                            |
| 3              | ap⊥               | 14   | 8              | Синхр.     | Синхр.     | Прямая   | 10   | 2 | Наиболее              | 3н.                          |
| 4              | Гарвардская       | 16   | 16             |            |            | регистр. | 12   | 4 | давнего хра-<br>нения | Сквозн. с<br>отображ.        |
| 5              |                   | 8    | 8              |            |            | Косвен-  | 14   | 2 | Наименьшего           |                              |
| 6              | Прин-<br>стонская | 12   | 16             | Асинхр.    | Асинхр.    | ная      | 16   | 4 | использования         | Сквозн.<br>без ото-<br>браж. |
| 7              | ЭИН               | 14   | 16             | Асинхр.    | асинхр.    | Прямая   | 4    | 2 | LRU                   | Сквоз<br>без от<br>браж.     |
| 8              | Прин-<br>стонска  | 16   | 8              |            |            | регистр. | 8    | 4 |                       | Ç.<br>Ge:<br>Op:             |
| 9              |                   | 8    | 8              |            |            | Косв.    | 10   | 2 | Наиболее              |                              |
| 10             | CK                | 12   | 8              |            |            | регистр. | 12   | 4 | давнего хра-          | <b>.</b>                     |
|                | ap⊥               |      |                | Синхр.     | Асинхр.    |          | 14   |   | нения                 | Tas<br>K.                    |
| 11             | Гарвардская       | 14   | 16             |            |            | Базовая  | 16   | 2 | Наименьшего           | Простая<br>отлож.            |
| 12             | Га                | 16   | 16             |            |            | со смещ. |      | 4 | использования         | II.<br>OT                    |
| 13             |                   | 8    | 16             |            |            | Косв.    | 4    | 2 | LRU                   |                              |
| 14             | Ю                 | 12   | 16             |            |            | регистр. | 8    | 4 |                       | × .                          |
| 15             | HCT               | 14   | 8              | Асинхр.    | Синхр.     | Базовая  | 10   | 2 | Наиболее              | X.                           |
| 16             | Принстон-         | 16   | 8              |            |            | со смещ. | 12   | 4 | давнего хра-<br>нения | Простая<br>отлож.            |
| 17             | ر ار              | 8    | 16             |            |            | Непо-    | 16   | 4 | Наименьшего           |                              |
| 18             | rdα dt            | 12   | 8              | A 01111111 | Cymyn      | средств. | 20   | 2 | использования         | 0B.                          |
| 19             | Гарвард-<br>ская  | 14   | 8              | Асинхр.    | Синхр.     | Прямая   | 24   | 4 | LRU                   | Флагов.<br>отлож.            |
| 20             | Гаре              | 16   | 16             |            |            | регистр. | 28   | 2 |                       | Фл<br>отл                    |
| 21             | Принстон-<br>ская | 8    | 16             |            |            | Непо-    | 16   | 4 | Наиболее дав-         | ပ                            |
| 22             | CTC               | 12   | 8              |            | A 02222200 | средств. | 20   | 2 | него хранения         | Сквозн. с<br>этображ.        |
| 23             | В                 | 14   | 16             | Синхр.     | Асинхр.    | Прямая   | 24   | 4 | Наименьшего           | воз                          |
| 24             | При               | 16   | 8              |            |            | регистр. | 28   | 2 | использования         | Сквозн. отображ.             |
| 25             |                   | 8    | 8              |            |            | Относит. | 10   | 4 | LRU                   | -                            |
| 26             | Гарвардская       | 12   | 16             |            |            | со смещ. | 12   | 2 |                       |                              |
| 27             | пфи               | 14   | 8              | Асинхр.    | Асинхр.    | Базовая  | 14   | 4 | Наиболее              | OB.<br>K.                    |
| 28             | рве               | 16   | 16             | 1 1        | *          | индекс-  | 16   | 2 | давнего хра-          | Флагов.<br>отлож.            |
|                | Га                |      |                |            |            | ная      |      |   | нения                 | Φ <sub>J</sub>               |
| 29             |                   | 8    | 8              |            |            | Относит. | 4    | 4 | Наименьшего           |                              |
| 30             | Ė                 | 12   | 16             |            |            | со смещ. | 8    | 2 | использования         |                              |
| 31             | CT                | 14   | 16             | Синхр.     | Синхр.     | Базовая  | 10   | 4 | LRU                   | тая<br>К.                    |
| 32             | Принстон-<br>кая  | 16   | 8              |            |            | индекс-  | 12   | 2 |                       | Простая<br>отлож.            |
|                | При               |      |                |            |            | ная      |      |   |                       | III<br>OT                    |

| П/п   Арифм. коман- ды                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | №   | АЛУ*   |        |         | Арбит-<br>раж | Стек<br>Объем/ | пред       | Схема<br>дсказания<br>ереходов | кпд     | П          |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------|--------|---------|---------------|----------------|------------|--------------------------------|---------|------------|
| NOT   SLL   NOT   SLL   NOT   SLL   NOT   SLL   NOT   SLL   NOT   SLL   NOT   SRA   NOR   SRA   NOR   SRA   NOT   SLL   NOT   SLL   NOR   SRA   NOR   SRA   NOT   SLL   NOT   SLL   NOT   SRA   NOT   SLL   NOT   SLL   NOT   SRA   NOT | п/п | Арифм. | Логи-  | Сдвиго- | шин           | направ-        | Тип        | Бит, тип                       | Началь- | Объ-       |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     | коман- | ческие | вые     |               | ление          | авто       | шаблона                        | ный     | ем         |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     | ды     | коман- | коман-  |               | роста          | Т0-        |                                | адрес   | <b>(B)</b> |
| SINCS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |     |        |        |         |               |                | мата       |                                |         |            |
| SINCS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |     |        |        |         | Ι.            |                | Λ2         | 3,                             |         |            |
| SUB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 2   | INCS   |        |         | par<br>I.     |                | AZ         | PC ⊕ GHR                       |         |            |
| SUB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |     | INCS   | OR,    | SLA     | рал           | 6/вверх        | A 1        | 4,                             | 8       | 12         |
| SUB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |     |        | NOR    |         | Ще            | 7/вниз         | A4         | PC(2)                          | 10      | 6          |
| Sub   Sub |     |        | NAND,  | ROL     | ί.            | 8/вверх        | Λ2         | GHR(2)                         | 4       |            |
| Sub   Sub | 6   | CLID   | NOR    | ROR     | рал           | 9/вниз         | AS         |                                | 6       | 8          |
| Sub   Sub |     | SOB    |        | SLL     | нт            |                | ۸.5        |                                | 8       | 12         |
| NAND   SRA   SBEPX   SBEPX  |     |        | AND    |         | Це<br>по      |                | AS         | GHR                            |         |            |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     |        |        |         |               |                | ۸2         |                                |         |            |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     | CMD    | NAND   | SRA     | нтр<br>г.     | 4/вниз         |            |                                |         | 10         |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 11  | CIVIF  | NXOR,  | ROL     | рал           | 5/вверх        |            | PC                             | 8       |            |
| ADDC   OR   SRL   SBHU3   A3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |     |        | OR     | ROR     | Депа          |                | A4         |                                | 10      | 8          |
| NOT,   ROL   AND   ROR   RO | 13  |        | AND,   | SLL     | ).            | 7/вверх        | <b>A</b> 2 | •                              | 4       | 6          |
| NOT,   ROL   AND   ROR   RO |     | ADDC   |        | SRL     | нтр           | 8/вниз         | AJ         | ,                              |         | 10         |
| NOT,   ROL   AND   ROR   RO |     | ADDC   | NAND,  | SLA     | цел           | 9/вверх        | A5         | -                              |         |            |
| 18   ADDC   AND   ROR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 16  |        | NOTZ   | SRA     | Де            |                |            |                                | 10      | 8          |
| 18   ADDC   AND   ROR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 17  |        | NOT,   | ROL     |               | 11/вверх       | 4.2        |                                | 24      |            |
| NAND, SLA   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   SUB   NOR   SRA   SLA   SE   SUB   SUB   NAND   SRL   SE   SUB   SRA   SLA   SE   SUB   SUB   NAND   SRL   SCA   SLA   SCA   SLA   SCA   SCA | 18  | ADDC   | AND    | ROR     | рал<br>г.     |                | A2         |                                |         | 8          |
| NAND, SLA   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   NOR   SRA   SE   SUB   SUB   NOR   SRA   SLA   SE   SUB   SUB   NAND   SRL   SE   SUB   SRA   SLA   SE   SUB   SUB   NAND   SRL   SCA   SLA   SCA   SLA   SCA   SCA | 19  | ADDC   | OR,    | SLL     | нтј<br>рал    | 4/вверх        | A 1        |                                | 8       | 20         |
| NOR   SRA   SRA | 20  |        | NOR    | SRL     | Па            | 5/вниз         | A4         |                                | 10      | 24         |
| CMP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 21  |        | NAND,  | SLA     |               | 6/вверх        | A 2        | GHR(2)                         |         | 10         |
| XOR, SLL   10/вверх   A2   3, 24   12   11/вниз   A2   11/вниз   A2   A2   A3   A4   A4   A5   A5   A5   A5   A5   A5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |     | CMD    | NOR    | SRA     | рал           | 7/вниз         | A3         |                                | 8       | 16         |
| XOR, SLL   10/вверх   A2   3, 24   12   11/вниз   A2   11/вниз   A2   A2   A3   A4   A4   A5   A5   A5   A5   A5   A5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |     | CIVIP  | NOTZ,  | ROL     | нту           | 8/вверх        | ۸.5        |                                |         |            |
| XOR, SLL   10/вверх   A2   3, 24   12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 24  |        | AND    | ROR     | Це            | 9/вниз         | A3         | PC                             | 8       | 10         |
| 26   SUB   NAND   SRL   Б Б Б Б Б Б Б Б Б Б Б Б Б Б Б Б Б Б                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 25  |        | XOR,   | SLL     |               | 10/вверх       | 4.2        | 3,                             | 24      | 12         |
| 28 OR SRA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |     | CLID   |        |         | ттр .         |                | A2         |                                | 16      | 16         |
| 28     OR     SRA     В     4/вниз     A4     РС(2)        10     24       29     AND, ROL OR ROR BOR BOR BOR BOR BOR BOR BOR BOR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     | SOR    | NXOR.  |         | цег           | 12/вверх       | A 4        |                                |         | 20         |
| 29 AND, ROL 5/BBEPX A3 GHR(2) 4 6 6 10                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |     |        |        |         | Дел           |                | A4         | PC(2)                          | 10      | 24         |
| 30 OR ROR & 6/PHM3 A3 6 10                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |     |        |        |         |               |                | 4.2        | GHR(2)                         |         |            |
| 31   INCS   NAND,   SLL   5   5   8   4   10   8   8   8   8   10   8   10   8   10   10                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |     | Dicc   |        |         | ттр           |                | A3         |                                |         |            |
| 32 NOTZ SRL 💆 🖥 8/вниз A5 GHR 10 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     | INCS   |        |         | цег           |                | 4.5        | 5,                             |         |            |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 32  |        | NOTZ   | SRL     | Де!<br>«ол    | 8/вниз         | A5         | GHR                            | 10      | 8          |

<sup>\*</sup>Примечание (для всех вариантов). Помимо указанных в табл. 6.1 команд для всех вариантов необходимо реализовать обязательные команды — MOV adr, reg; MOV reg, adr; JMP adr; PUSH reg, POP reg, HLT, а также в дополнение к указанным в варианте способам адресации необходимо реализовать ПРЯМУЮ адресацию памяти.

При реализации АЛУ и УУ обязательно предусмотреть наличие регистра флагов IF.

#### Расшифровка команд в таблице

SLL (Shift Left Logical) – логический сдвиг влево

SRL (Shift Right Logical) – логический сдвиг вправо

SLA (Shift Left Arithm.) – арифметический сдвиг влево

SRA (Shift Right Arithm.) – арифметический сдвиг вправо

ROL (Rotate Left Log.) – циклический сдвиг влево

ROL (Rotate Right Log.) – циклический сдвиг вправо

INCS (инкремент по флагу S) – увеличение на значение флага S

ADDC (сложение с учетом переноса) – сложение с учётом флага CF

SUB – вычитание

СМР (3 выхода: больше, меньше или равно) – сравнение двух операндов

NOT – логическое отрицание

AND – логическое умножение

OR – логическое сложение

NOR – логическая операция ИЛИ-НЕ

NAND – логическая операция И-НЕ

NOTZ – инверсия по флагу Z

XOR – исключающее ИЛИ

NXOR – исключающее ИЛИ-НЕ

#### Литература

- 1. Столлингс, У. Структурная организация и архитектура компьютерных систем / У. Столлингс; пер. с англ. 5-е изд. М.: Вильямс, 2001. 892 с.
- 2. Таненбаум, Э. Архитектура компьютерных систем / Э. Таненбаум ; пер. с англ. 4-е изд. М. : Питер, 2002. 698 с.
- 3. Цилькер, Б. Я. Организация ЭВМ и систем / Б. Я. Цилькер, С. А. Орлов. М. : Питер, 2007. 668 с.
- 4. Yeh, T. Y. and Patt, Y. N. Alternative Implementations of Two-Level Adaptive Branch Prediction, The 19th Annual International Symposium on Computer Architecture Gold Coast, Australia, May 19–21, 1992, p. 124–134.
- 5. Грушвицкий, Р. Проектирование систем на микросхемах программируемой логики / Р. Грушвицкий. СПб. : Питер, 2002. 608 с.
- 6. Угрюмов, Е. Цифровая схемотехника / Е. Угрюмов. М. : «С.-Петербург»,  $2001.-518~\mathrm{c}.$
- 7. Майоров, С. А. Введение в микро ${\rm ЭВМ}$  / С. А. Майоров. Л. : Машиностроение, 1988.
- 8. Соловьев, В. В. Проектирование функциональных узлов цифровых систем на программируемых логических устройствах / В. В. Соловьев. Минск : Бестпринт, 1996.
- 9. Солонина, А. Алгоритмы и процессоры цифровой обработки сигналов / А. А. Солонина. СПб. : Питер, 2001. 464 с.
- 10. Гук, М. Аппаратные интерфейсы. Энциклопедия / М. А. Гук. СПб. : Питер, 2002.-528 с.
- 11. Шагурин, И. И. Процессоры семейства Intel P6. Архитектура, программирование, интерфейс / И. И. Шагурин. М : Телеком, 2000. 248 с.
- 12. Рудометов, Е. Материнские платы и чипсеты / Е. Рудометов. СПб. : Питер, 2000.-256 с.
- 13. Бибило, П. Н. Синтез логических схем с использованием языка VHDL / П. Н. Бибило. М. : СОЛОН-Р, 2002.
- 14. Антонов, А. П. Язык описания цифровых устройств AlteraHDL / А. П. Антонов. М. : РадиоСофт, 2001.
- 15. Глецевич, И. И. Методические указания по дипломному проектированию для студентов специальности 40 02 01 «Вычислительные машины, системы и сети» / И. И. Глецевич, В. А. Прытков, А. В. Отвагин. Минск : БГУИР,  $2009.-99~\rm c.$

#### Учебное издание

# **Самаль** Дмитрий Иванович **Колонов** Виталий Валентинович

# СТРУКТУРНАЯ И ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ ЭВМ. ПОВЫШЕНИЕ ПРОИЗВОДИТЕЛЬНОСТИ ЦЕНТРАЛЬНОГО ПРОЦЕССОРА

Лабораторный практикум для студентов специальности 1-40 02 01 «Вычислительные машины, системы и сети» всех форм обучения

Редактор  $\Gamma$ . С. Корбут Корректор Е. Н. Батурчик

Подписано в печать 24.01.2012. Формат 60х84 <sup>1</sup>/<sub>16.</sub> Бумага офсетная. Гарнитура «Таймс». Отпечатано на ризографе. Усл. печ. л. 2,44. Уч.-изд. л. 2,5. Тираж 100 экз. Заказ 869.